<abbr id="kc8ii"><menu id="kc8ii"></menu></abbr>
  • <input id="kc8ii"><tbody id="kc8ii"></tbody></input><table id="kc8ii"><source id="kc8ii"></source></table><kbd id="kc8ii"></kbd>
    <center id="kc8ii"><table id="kc8ii"></table></center>
  • <input id="kc8ii"></input>
    <abbr id="kc8ii"></abbr>
  • <abbr id="kc8ii"></abbr>
  • <center id="kc8ii"><table id="kc8ii"></table></center>
    <abbr id="kc8ii"></abbr>
    你的位置:首頁 > RF/微波 > 正文

    晶體的負載電容

    發布時間:2019-11-04 責任編輯:wenwei

    【導讀】負載電容(load capacitance)常用的標準值有12.5 pF,16 pF,20 pF,30pF,負載電容與石英諧振器一起決定振蕩器的工作頻率,通過調整負載電容,一般可以將振蕩器的工作頻率調到標稱值。
     
    負載電容和諧振頻率之間的關系不是線性的,負載電容變小時,頻率偏差量變大;負載電容提高時,頻率偏差減小。下圖是一個晶體的負載電容和頻率的誤差的關系圖。
     
    晶體的負載電容
    圖1、晶振誤差— 負載電容(22 pF 負載電容)
     
    負載電容的定義
     
    從石英晶體插腳兩端向振蕩電路方向看進去的全部有效電容為該振蕩電路加給石英晶體的負載電容。石英晶體的負載電容的定義如下式:
     
    晶體的負載電容
     
    圖1中標示出了CG,CD,CS的的組成部分。
     
    晶體的負載電容
    圖1、晶體振蕩電路的概要組成
     
    CG指的是晶體振蕩電路輸入管腳到gnd的總電容(比如 USB PHY的USB_XI信號到地)。容值為以下三個部分的和。
     
    ● USB_XI管腳到gnd的寄生電容, Ci
     
    ● 晶體-震蕩電路XI的PCB走線到到gnd的寄生電容,CPCBXI
     
    ● 電路上另外增加的并聯到gnd“負載電容”, CL1
     
    CD指的是晶體振蕩電路輸入管腳到gnd的總電容(比如 USB PHY的USB_XO信號到地)。容值為以下三個部分的和。
     
    ● USB_XO管腳到gnd的寄生電容, Co
     
    ● 晶體-震蕩電路XO的PCB走線到到gnd的寄生電容,CPCBXO
     
    ● 電路上另外增加的并聯到gnd“負載電容”, CL2
     
    CS指的晶體兩個管腳之間的寄生電容(shunt capacitance),在晶體的規格書上可以找到具體值,一般0.2pF~8pF不等。如圖二是某32.768KHz的電氣參數,其寄生電容典型值是0.85pF(在表格中采用的是Co)。
     
    晶體的負載電容
    圖2、某晶體的電氣參數
     
    Ci以及Co的取值,一般可以在芯片手冊上查詢到。比如圖三是某芯片的XI/XO的寄生電容值。
     
    晶體的負載電容
    圖3、某芯片的輸入電容
     
    CL1/CL2的計算過程
     
    一般我們會說,計算晶體振蕩電路的負載電容,事實上是根據晶體規格書上標稱的負載電容,計算出實際需要在晶體兩端安裝的電容CL1以及CL2的值。
     
    假設我們需要計算的電路參數如下所述。芯片管腳的輸入電容如圖三CN56XX所示,Ci=4.8pF;所需要采用的晶體規格如圖二所示,負載電容CL=12.5pF,晶體的寄生電容CS=0.85pF。
     
    我們可以得到下式:
     
    晶體的負載電容
     
    為了保持晶體的負載平衡,在實際應用中,一般要求CG=CD,所以進一步可以得到下式:
     
    晶體的負載電容
     
    根據CG的組成部分,可以得到:
     
    CG=Ci+CPCBXI+CL1=23.3pF
     
    晶體布線時都會要求晶體盡量靠近振蕩電路,所以CPCBXI一般比較小,取0.2pF;Ci=4.8pF。所以最終的計算結果如下:(CL2的計算過程類似)
     
    CL1=CL2=18.3pF≈18pF
     
    例外情況
     
    現在有很多芯片內部已經增加了補償電容(internal capacitance),所以在設計的時候,只需要選按照芯片datasheet推薦的負載電容值的選擇晶體即可,不需要額外再加電容。但是因為實際設計的寄生電路的不確定性,最好還是預留CL1/CL2的位置。
     
    以上的計算都是基于CG=CD的前提,的確有一些意外情況,比如cypress的帶RTC的nvsram的時鐘晶體要求兩邊不對稱,但是幸運的是,cypress給出了詳細的計算過程以及選型參考。
     
     
    推薦閱讀:
     
    新型SiC功率模塊以之Si IGBT,在更小的封裝內提供更高的功率密度
    電池制造效率如何提高50%?這篇文章告訴你~
    關于基本運算放大器配置
    用SiC提高工業應用的能源效率
    “2019 ROHM科技展”舉辦在即,詮釋羅姆對智能生活的貢獻
    要采購晶體么,點這里了解一下價格!
    特別推薦
    技術文章更多>>
    技術白皮書下載更多>>
    熱門搜索
    ?

    關閉

    ?

    關閉

    亚洲AV永久无码精品水牛影视| 中文字幕乱码人妻无码久久| 最近2019中文字幕一页二页| 老子午夜精品无码| 中文字幕丰满伦子无码| r级无码视频在线观看| 亚洲无码在线播放| 中文字幕日韩欧美| 久久亚洲精精品中文字幕| 精品无码人妻夜人多侵犯18| 中文字幕无码精品亚洲资源网久久| 日本成人中文字幕| 亚洲av中文无码乱人伦在线r▽ | 中文字幕无码av激情不卡久久| 伊人久久一区二区三区无码| 国产日韩精品中文字无码| 国产AⅤ无码专区亚洲AV| 无码人妻少妇久久中文字幕| 亚洲不卡中文字幕无码| 中文字幕日本人妻久久久免费 | 无码国产伦一区二区三区视频| 中文字幕精品无码一区二区| 中文字幕一二区| 久久久中文字幕日本| 最好看最新高清中文视频| 中文字幕AV一区中文字幕天堂| 中文字幕无码毛片免费看| 西西4444www大胆无码| 最新高清无码专区| 日韩人妻无码精品系列| 国内精品人妻无码久久久影院导航 | 欧美日韩中文字幕2020| 中文精品无码中文字幕无码专区| 亚洲AV无码成人精品区大在线| 无码AV动漫精品一区二区免费| 亚洲AV无码专区日韩| 亚洲中文字幕久久精品无码喷水| 爆操夜夜操天天操狠操中文| 最近中文字幕大全中文字幕免费| 久久伊人中文无码| 自拍偷在线精品自拍偷无码专区|