<abbr id="kc8ii"><menu id="kc8ii"></menu></abbr>
  • <input id="kc8ii"><tbody id="kc8ii"></tbody></input><table id="kc8ii"><source id="kc8ii"></source></table><kbd id="kc8ii"></kbd>
    <center id="kc8ii"><table id="kc8ii"></table></center>
  • <input id="kc8ii"></input>
    <abbr id="kc8ii"></abbr>
  • <abbr id="kc8ii"></abbr>
  • <center id="kc8ii"><table id="kc8ii"></table></center>
    <abbr id="kc8ii"></abbr>
    你的位置:首頁 > 電源管理 > 正文

    ADl871型模/數轉換器的應用

    發布時間:2012-01-03

    中心議題: 解決方案:
    • 采用ADl871構成的采樣系統
    • 接口的設計
    • 時鐘設計時對MCLK 4分頻

    1 引言

    科學技術的發展對數據采集系統的采樣速率、分辨率、精度、接口及抗干擾能力等提出越來越高的要求。

    AD1871是目前市場上動態范圍、采樣速率和采樣精度等指標都很突出數據的一款24位ADC,它的推出為設計高速、高精度數據采集系統提供了一種較好的解決方案。由于其輸出為串行輸出,當其和MCU直接相連時,會使采樣系統的采樣速率大大降低。

    如果MCU的I/O端口的實際最高速率是1MHz(單片機的速率通常是這個數量級),那么I/O端13傳輸1Bit的最短時間間隔為1μs,當ADl871輸出2路各24Bit時,需要實際串行輸出64Bit,故采樣速率下降為1MHz/64=15.625kHz,這個速率遠遠低于ADl871的96kHz,另外,單片機把64位串行數據再處理為2個24位的并行數據時,速度會進一步降低。

    為此,筆者采用現場可編程門陣列(FPGA)設計了ADl871和MCU之間的接口,由FPGA完成對ADl871的控制,并將其輸出的串行數據在FPGA的內部變為并行數據,并行后的數據以8位或12位為一組發給MCU。由于FPGA的實際傳輸速率可以滿足和ADl871的傳輸速率要求,故上述“瓶頸”得以解決。

    2 接口設計

    2.1 時鐘設計

    圖1示出A/D轉換器的輸入時鐘設計,MD轉換器工作在從模式下時,需要外部提供RLCLK和BCLK。在主時鐘MCLK的輸入下,通過對MCLK 4分頻得到BCLK的信號,用來作為位數據提取的信號。RLCLK是通過對BCLK的32分頻得到的,用來區分左右通道的數據,同時輸出EN信號作為后續處理的同步信號。
    [page]
    2.2接口設計


    在圖2中,輸入為MCLK(主時鐘)、RESET(啟動信號)和SHIFTIN(A/D輸出數據),輸出為RL(左右幀信號)、BCLK(A/D數據位時鐘),TXT(并行數據讀取控制)和SHIFTOUT(并行數據輸出)。通過時鐘控制輸出BCLK和 RLCLK到AD1871,AD1871傳出數據SHIFTIN進入SHIFT模塊,SHIFT模塊在正確的位時鐘下讀取SHIFTIN的輸入數據,并進行串,并轉換,之后輸出8位或12位的數據。同時輸出TXT并行數據讀取控制。

    2.3 SHIFT模塊程序

    Emity shifill is

    PORT(BCLK:IN STD_LOGIC;一輸入的BCLK位信號

    CR :IN STD_LOGIC;--輸入的使能信號

    SHIFTIN:IN STD_LOGIC:--AD輸入的串行信號

    RLEN:IN STD_LOGIC;--輸入的RLCLK使能,幀對準信號

    TXTS:OUT STD_LOGIC;--8位的組信號輸出控制信號

    sddddd:OUT STD_LOGIC_VECTOR (7DOWNTO 0); --8位并行信號輸出);

    end shift11:

    architecture Behavioral of shift11 is

    SIGNAL TEMPDATE:STD_LOGIC_VEC—TOR(8 DOWNTO 0);

    SIGNAL TEMPO11:STD_LOGIC_VECTOR(7DOWNTO 0):=“00000000”;

    SIGNAL Q:INTEGER RANGE 0 T0 7;

    一并行信號計數8位產生一個脈沖;

    SIGNAL Q4:INTEGER RANGE 0 TO 3;

    --有用信號選擇,選擇32位中的24位;

    筆者用MaxPlus II對以上設計進行仿真后得到圖3所示的時序圖,完全滿足設計要求,從圖3可以看出串行輸入的數據(shiflin)變成并行的數據(shiftout) 輸出,在此過程中數據延時8個周期,每個txts的上升沿提取數據能保證數據的正確性。因為從數據的變動到txts的上升沿有400ns,大于FPGA的數據建立時間(25ns~50ns),可以保證提取數據的正確性。
    [page]
    3 小型采樣系統

    圖4示出采用ADl871構成的采樣系統結構。整個系統在1個FPGA上實現,分為3部分:并轉換模塊;ADC控制和配置;UART通信。

    具體的功能是實現ADC的初始化、信號的采集存儲及UART通信。

    工作原理是由ADC控制模塊來接收PC的數據,轉發控制數據到ADC,對ADC的工作狀態進行配置。完成后ADC采樣并儲存在FIFO中,通過控制向單片機傳送數據。

    從仿真結果看,整個系統的工作正常,說明接口設計的正確性和可行性。

    4 結束語

    由ADl871構成的數據采集系統具有高分辨率、寬動態范圍、高信噪比等特點,特別適用于高精度數據采集系統。∑-△型ADC具有抗干擾能力強、量化噪聲小、分辨率高、線性度好、轉換速度較高、價格合理等優點,因此越來越多地受到電子產品用戶及設計人員的重視。解決這類ADC的接口問題在實際設計中具有重大意義。筆者設計的接口使單片機從接收數據的困境中解脫出來,大大提高了單片機的采樣速率,原來處理一幀數據需要讀64次,現在只需要6次,在12位輸出的情況下只需要4次,也就是說采用FPGA后單片機的I/O口可以達到1MHz/6=166.66kHz 的采樣速率,大大超過了96kHz的采樣速率,使單片機有時間對數據進行一些處理。
    要采購轉換器么,點這里了解一下價格!
    特別推薦
    技術文章更多>>
    技術白皮書下載更多>>
    熱門搜索
    ?

    關閉

    ?

    關閉

    成人无码区免费A∨直播| 国产成人无码A区在线观看视频| 久别的草原在线影院电影观看中文| 亚洲va无码专区国产乱码| 中文国产成人精品久久不卡| 国产成A人亚洲精V品无码性色| 日韩av无码免费播放| 熟妇人妻VA精品中文字幕| 久久99久久无码毛片一区二区| 亚洲国产精品无码一线岛国| 99re只有精品8中文| 中文字幕日本人妻久久久免费| 国产精品热久久无码av| 少妇人妻无码专区视频| 亚洲Av无码专区国产乱码DVD | 无码精品尤物一区二区三区| 人妻精品久久久久中文字幕69| 国产高新无码在线观看| 潮喷无码正在播放| YY111111少妇无码理论片| 无码人妻久久一区二区三区 | 最好看2019高清中文字幕 | 亚洲欧美日韩国产中文| 中文字幕人妻无码一区二区三区 | 中文字幕7777| 亚洲 另类 无码 在线| 内射无码专区久久亚洲| JLZZJLZZ亚洲乱熟无码| HEYZO无码综合国产精品227| 精品久久久久久久无码| 国产V亚洲V天堂无码久久久| 东京热无码av一区二区| 精品国精品无码自拍自在线| 国产精品亚洲αv天堂无码| 97免费人妻无码视频| 日韩精品无码人妻一区二区三区| 国产AV无码专区亚洲精品| 久久久久亚洲AV无码专区桃色 | 精品无码久久久久久久久久| 国产亚洲情侣一区二区无码AV| 无码人妻一区二区三区精品视频|