<abbr id="kc8ii"><menu id="kc8ii"></menu></abbr>
  • <input id="kc8ii"><tbody id="kc8ii"></tbody></input><table id="kc8ii"><source id="kc8ii"></source></table><kbd id="kc8ii"></kbd>
    <center id="kc8ii"><table id="kc8ii"></table></center>
  • <input id="kc8ii"></input>
    <abbr id="kc8ii"></abbr>
  • <abbr id="kc8ii"></abbr>
  • <center id="kc8ii"><table id="kc8ii"></table></center>
    <abbr id="kc8ii"></abbr>
    你的位置:首頁 > 互連技術 > 正文

    掌握FPGA設計三大黃金法則,讓你設計更輕松

    發布時間:2016-12-12 責任編輯:susan

    【導讀】FPGA采用了邏輯單元陣列LCA這樣一個概念,內部包括可配置邏輯模塊CLB、輸出輸入模塊IOB和內部連線三個部分。現場可編程門陣列(FPGA)是可編程器件,與傳統邏輯電路和門陣列(如PAL,GAL及CPLD器件)相比,FPGA具有不同的結構。

    FPGA利用小型查找表(16&TImes;1RAM)來實現組合邏輯,每個查找表連接到一個D觸發器的輸入端,觸發器再來驅動其他邏輯電路或驅動I/O,由此構成了既可實現組合邏輯功能又可實現時序邏輯功能的基本邏輯單元模塊,這些模塊間利用金屬連線互相連接或連接到I/O模塊。FPGA的邏輯是通過向內部靜態存儲單元加載編程數據來實現的,存儲在存儲器單元中的值決定了邏輯單元的邏輯功能以及各模塊之間或模塊與I/O間的聯接方式,并最終決定了FPGA所能實現的功能,FPGA允許無限次的編程。
     
    不管你是一名邏輯設計師、硬件工程師或系統工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協議的復雜系統中使用了FPGA,你就很可能需要努力解決好器件配置、電源管理、IP集成、信號完整性和其他的一些關鍵設計問題。
      
    不過,你不必獨自面對這些挑戰,因為在當前業內領先的FPGA公司里工作的應用工程師每天都會面對這些問題,而且他們已經提出了一些將令你的設計工作變得更輕松的設計指導原則和解決方案。掌握FPGA設計的三大黃金法則,讓你設計更輕松。
      
    一、面積與速度的平衡互換原則
      
    這里的面積指的是FPGA的芯片資源,包括邏輯資源和I/O資源等;這里的速度指的是FPGA工作的最高頻率(和DSP或者ARM不同,FPGA設計的工作頻率是不固定的,而是和設計本身的延遲緊密相連)。 在實際設計中,使用最小的面積設計出最高的速度是每一個開發者追求的目標,但是“魚和熊掌不可兼得”,取舍之間展示了一個開發者的智慧。
      
    1.速度換面積
      
    速度優勢可以換取面積的節約。面積越小,就意味著可以用更低的成本來實現產品的功能。速度換面積的原則在一些較復雜的算法設計中常常會用到。在這些算法設計中,流水線設計常常是必須用到的技術。在流水線的設計中,這些被重復使用但是使用次數不同的模塊將會占用大量的FPGA資源。對FPGA的設計技術進行改造,將被重復使用的算法模塊提煉出最小的復用單元,并利用這個最小的高速代替原設計中被重復使用但次數不同的模塊。當然,在改造的過程中必然會增加一些其他的資源來實現這個代替的過程。但是只要速度具有優勢,那么增加的這部分邏輯依然能夠實現降低面積提高速度的目的。
      
    可以看到,速度換面積的關鍵是高速基本單元的復用。
      
    2.面積換速度
      
    在這種方法中面積的復制可以換取速度的提高。支持的速度越高,就意味著可以實現更高的產品性能。一些注重產品性能的應用領域可以采用并行處理技術,實現面積換速度。
     
    二、硬件可實現原則
      
    FPGA設計通常會使用HDL語言,比如Verilog HDL或者VHDL。當采用HDL語言來描述一個硬件電路功能的時候,一定要確保代碼描述的電路是硬件可實現的。
      
    Verilog HDL語言的語法與C語言很相似,但是它們之間有著本質的區別。C語言是基于過程的高級語言,編譯后可以在CPU上運行。而Verilog HDL語言描述的本身就是硬件結構,編譯后是硬件電路。因此,有些語句在C語言的環境中應用是沒有問題的,但是在HDL語言環境下就會導致結果不正確或者不理想。如:
      
    for(i=0;i《16;i++)
      
    DoSomething();
      
    在C語言中運行沒有任何問題,但是在Verilog HDL的環境下編譯就會導致綜合后的資源嚴重浪費。
      
    三、同步設計原則
      
    同步電路和異步電路是FPGA設計的兩種基本電路結構形式。
      
    異步電路的最大缺點是會產生毛刺。同步設計的核心電路是由各種觸發器構成的。這類電路的任何輸出都是在某個時鐘的邊沿驅動觸發器產生的。所以,同步設計可以很好地避免毛刺的產生。
      
    FPGA基本特點:
      
    1)采用FPGA設計ASIC電路(專用集成電路),用戶不需要投片生產,就能得到合用的芯片。
      
    2)FPGA可做其它全定制或半定制ASIC電路的中試樣片。
      
    3)FPGA內部有豐富的觸發器和I/O引腳。
      
    4)FPGA是ASIC電路中設計周期最短、開發費用最低、風險最小的器件之一。
      
    5)FPGA采用高速CMOS工藝,功耗低,可以與CMOS、TTL電平兼容。
      
    主要FPGA生產廠商
      
    1)Xilinx 開發平臺是ISE
      
    2)Altera,開發平臺是Quartus II
      
    3)Actel ,開發平臺是Libero
      
    4)LatTIce
      
    5)Atmel

    要采購觸發器么,點這里了解一下價格!
    特別推薦
    技術文章更多>>
    技術白皮書下載更多>>
    熱門搜索
    ?

    關閉

    ?

    關閉

    中文字幕无码高清晰| 久久受www免费人成_看片中文| 无码人妻一区二区三区在线| 岛国av无码免费无禁网| 日韩乱码人妻无码中文字幕 | 亚洲日本中文字幕区| 亚洲AV无码国产在丝袜线观看| 亚洲区日韩区无码区| 精品久久久无码21p发布| 久久久久成人精品无码| 亚洲精品人成无码中文毛片| 4444亚洲人成无码网在线观看| 日本一区二区三区中文字幕| 国精无码欧精品亚洲一区| 日本中文字幕在线不卡高清| 4444亚洲人成无码网在线观看| 熟妇人妻中文av无码| 亚洲午夜无码久久久久小说| 亚洲乱亚洲乱妇无码麻豆| 亚洲国产精品无码中文字 | 欧美日韩国产中文精品字幕自在自线 | 国产亚洲人成无码网在线观看| 中文字幕一区在线观看视频| 国产午夜精品无码| 麻豆AV无码精品一区二区| 亚洲国产精品无码久久九九| 无码专区AAAAAA免费视频| 中文字幕二区三区| 九九久久精品无码专区| 亚洲av无码一区二区三区四区| 制服丝袜中文字幕在线| 成在线人免费无码高潮喷水| 久久久久av无码免费网| 中文字幕欧美日韩| 中文无码喷潮在线播放| 久久久久亚洲av无码专区喷水| 老子午夜精品无码| 最近更新中文字幕第一页| 中文最新版地址在线| 国产精品无码A∨精品影院| 亚洲国产精品无码久久SM|