<abbr id="kc8ii"><menu id="kc8ii"></menu></abbr>
  • <input id="kc8ii"><tbody id="kc8ii"></tbody></input><table id="kc8ii"><source id="kc8ii"></source></table><kbd id="kc8ii"></kbd>
    <center id="kc8ii"><table id="kc8ii"></table></center>
  • <input id="kc8ii"></input>
    <abbr id="kc8ii"></abbr>
  • <abbr id="kc8ii"></abbr>
  • <center id="kc8ii"><table id="kc8ii"></table></center>
    <abbr id="kc8ii"></abbr>
    你的位置:首頁 > 互連技術(shù) > 正文

    掌握FPGA設計三大黃金法則,讓你設計更輕松

    發(fā)布時間:2016-12-12 責任編輯:susan

    【導讀】FPGA采用了邏輯單元陣列LCA這樣一個概念,內(nèi)部包括可配置邏輯模塊CLB、輸出輸入模塊IOB和內(nèi)部連線三個部分。現(xiàn)場可編程門陣列(FPGA)是可編程器件,與傳統(tǒng)邏輯電路和門陣列(如PAL,GAL及CPLD器件)相比,F(xiàn)PGA具有不同的結(jié)構(gòu)。

    FPGA利用小型查找表(16&TImes;1RAM)來實現(xiàn)組合邏輯,每個查找表連接到一個D觸發(fā)器的輸入端,觸發(fā)器再來驅(qū)動其他邏輯電路或驅(qū)動I/O,由此構(gòu)成了既可實現(xiàn)組合邏輯功能又可實現(xiàn)時序邏輯功能的基本邏輯單元模塊,這些模塊間利用金屬連線互相連接或連接到I/O模塊。FPGA的邏輯是通過向內(nèi)部靜態(tài)存儲單元加載編程數(shù)據(jù)來實現(xiàn)的,存儲在存儲器單元中的值決定了邏輯單元的邏輯功能以及各模塊之間或模塊與I/O間的聯(lián)接方式,并最終決定了FPGA所能實現(xiàn)的功能,F(xiàn)PGA允許無限次的編程。
     
    不管你是一名邏輯設計師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的復雜系統(tǒng)中使用了FPGA,你就很可能需要努力解決好器件配置、電源管理、IP集成、信號完整性和其他的一些關(guān)鍵設計問題。
      
    不過,你不必獨自面對這些挑戰(zhàn),因為在當前業(yè)內(nèi)領(lǐng)先的FPGA公司里工作的應用工程師每天都會面對這些問題,而且他們已經(jīng)提出了一些將令你的設計工作變得更輕松的設計指導原則和解決方案。掌握FPGA設計的三大黃金法則,讓你設計更輕松。
      
    一、面積與速度的平衡互換原則
      
    這里的面積指的是FPGA的芯片資源,包括邏輯資源和I/O資源等;這里的速度指的是FPGA工作的最高頻率(和DSP或者ARM不同,F(xiàn)PGA設計的工作頻率是不固定的,而是和設計本身的延遲緊密相連)。 在實際設計中,使用最小的面積設計出最高的速度是每一個開發(fā)者追求的目標,但是“魚和熊掌不可兼得”,取舍之間展示了一個開發(fā)者的智慧。
      
    1.速度換面積
      
    速度優(yōu)勢可以換取面積的節(jié)約。面積越小,就意味著可以用更低的成本來實現(xiàn)產(chǎn)品的功能。速度換面積的原則在一些較復雜的算法設計中常常會用到。在這些算法設計中,流水線設計常常是必須用到的技術(shù)。在流水線的設計中,這些被重復使用但是使用次數(shù)不同的模塊將會占用大量的FPGA資源。對FPGA的設計技術(shù)進行改造,將被重復使用的算法模塊提煉出最小的復用單元,并利用這個最小的高速代替原設計中被重復使用但次數(shù)不同的模塊。當然,在改造的過程中必然會增加一些其他的資源來實現(xiàn)這個代替的過程。但是只要速度具有優(yōu)勢,那么增加的這部分邏輯依然能夠?qū)崿F(xiàn)降低面積提高速度的目的。
      
    可以看到,速度換面積的關(guān)鍵是高速基本單元的復用。
      
    2.面積換速度
      
    在這種方法中面積的復制可以換取速度的提高。支持的速度越高,就意味著可以實現(xiàn)更高的產(chǎn)品性能。一些注重產(chǎn)品性能的應用領(lǐng)域可以采用并行處理技術(shù),實現(xiàn)面積換速度。
     
    二、硬件可實現(xiàn)原則
      
    FPGA設計通常會使用HDL語言,比如Verilog HDL或者VHDL。當采用HDL語言來描述一個硬件電路功能的時候,一定要確保代碼描述的電路是硬件可實現(xiàn)的。
      
    Verilog HDL語言的語法與C語言很相似,但是它們之間有著本質(zhì)的區(qū)別。C語言是基于過程的高級語言,編譯后可以在CPU上運行。而Verilog HDL語言描述的本身就是硬件結(jié)構(gòu),編譯后是硬件電路。因此,有些語句在C語言的環(huán)境中應用是沒有問題的,但是在HDL語言環(huán)境下就會導致結(jié)果不正確或者不理想。如:
      
    for(i=0;i《16;i++)
      
    DoSomething();
      
    在C語言中運行沒有任何問題,但是在Verilog HDL的環(huán)境下編譯就會導致綜合后的資源嚴重浪費。
      
    三、同步設計原則
      
    同步電路和異步電路是FPGA設計的兩種基本電路結(jié)構(gòu)形式。
      
    異步電路的最大缺點是會產(chǎn)生毛刺。同步設計的核心電路是由各種觸發(fā)器構(gòu)成的。這類電路的任何輸出都是在某個時鐘的邊沿驅(qū)動觸發(fā)器產(chǎn)生的。所以,同步設計可以很好地避免毛刺的產(chǎn)生。
      
    FPGA基本特點:
      
    1)采用FPGA設計ASIC電路(專用集成電路),用戶不需要投片生產(chǎn),就能得到合用的芯片。
      
    2)FPGA可做其它全定制或半定制ASIC電路的中試樣片。
      
    3)FPGA內(nèi)部有豐富的觸發(fā)器和I/O引腳。
      
    4)FPGA是ASIC電路中設計周期最短、開發(fā)費用最低、風險最小的器件之一。
      
    5)FPGA采用高速CMOS工藝,功耗低,可以與CMOS、TTL電平兼容。
      
    主要FPGA生產(chǎn)廠商
      
    1)Xilinx 開發(fā)平臺是ISE
      
    2)Altera,開發(fā)平臺是Quartus II
      
    3)Actel ,開發(fā)平臺是Libero
      
    4)LatTIce
      
    5)Atmel

    要采購觸發(fā)器么,點這里了解一下價格!
    特別推薦
    技術(shù)文章更多>>
    技術(shù)白皮書下載更多>>
    熱門搜索
    ?

    關(guān)閉

    ?

    關(guān)閉

    一本色道无码不卡在线观看| 亚洲电影中文字幕| 国产中文欧美日韩在线| 国产色无码精品视频免费| 国产av无码专区亚洲av桃花庵| 少妇人妻综合久久中文字幕| 免费无码av片在线观看| 内射无码午夜多人| 久久亚洲AV无码精品色午夜| 狠狠躁天天躁无码中文字幕| 日韩欧美一区二区三区中文精品 | 无码区国产区在线播放| 亚洲AV无码之日韩精品| 亚洲成AV人片天堂网无码| 亚洲 欧美 国产 日韩 中文字幕 | 久久久久久精品无码人妻| 无码人妻精品一区二区蜜桃百度| 无码国产精品一区二区免费虚拟VR| 精品无码久久久久久久久久| 中文字幕一区二区三区日韩精品| 亚洲AV无码成人精品区狼人影院| 亚洲AV无码第一区二区三区 | 亚洲AV日韩AV永久无码免下载| 中文字幕无码人妻AAA片| 久久久久久国产精品免费无码| 开心久久婷婷综合中文字幕| 少妇极品熟妇人妻无码| 亚洲AV日韩AV永久无码久久| 精品久久久久久久中文字幕| 无码色AV一二区在线播放| 未满十八18禁止免费无码网站 | 免费A级毛片无码视频| 日韩av无码中文无码电影| 日韩亚洲欧美中文在线| 黄A无码片内射无码视频| 亚洲欧洲无码AV电影在线观看| 中文字幕亚洲第一在线| 在线欧美中文字幕农村电影| 无码人妻精品一区二区蜜桃AV| 国产午夜无码视频在线观看| 亚洲AV日韩AV永久无码下载|