<abbr id="kc8ii"><menu id="kc8ii"></menu></abbr>
  • <input id="kc8ii"><tbody id="kc8ii"></tbody></input><table id="kc8ii"><source id="kc8ii"></source></table><kbd id="kc8ii"></kbd>
    <center id="kc8ii"><table id="kc8ii"></table></center>
  • <input id="kc8ii"></input>
    <abbr id="kc8ii"></abbr>
  • <abbr id="kc8ii"></abbr>
  • <center id="kc8ii"><table id="kc8ii"></table></center>
    <abbr id="kc8ii"></abbr>
    你的位置:首頁 > 互連技術 > 正文

    專家分享:用眼圖如何解決USB布線中的信號問題

    發(fā)布時間:2015-03-11 來源:張景璐 胡亦 責任編輯:sherryyu

    【導讀】工程師都知道最讓人頭疼的就是:由PCB設計所引起的信號完整性問題。如何解決呢?本文通過Mentor信號完整性工具“Hyperlynx” 進行仿真分析,總結了一套高速電路設計提供布局布線的分析方法,串行總線以及其它高速電路的布線設計提供了理論依據(jù)。
     
    通用串行總線USB (Universal Serial Bus)協(xié)議從1.0版本發(fā)展到現(xiàn)在,由于數(shù)據(jù)傳輸速度快,接口方便,支持熱插拔等優(yōu)點使USB設備被越來越多人使用,目前,市場上以USB2.0為接口的產(chǎn)品越來越多,而繪制符合要求的PCB板在USB設備應用中起重要作用。但在實際生產(chǎn)設計中,由于USB的傳輸速率較高,而系統(tǒng)中電路板上元器件的分布、高速傳輸布局布線等各類參數(shù),引起高速信號的完整性缺陷的,所以由PCB設計所引起的信號完整性問題是高速數(shù)字PCB(印制電路板)生產(chǎn)設計者必須關心的問題。本文通過Mentor信號完整性工具“Hyperlynx” 進行仿真分析,總結了一套高速電路設計提供布局布線的分析方法,串行總線以及其它高速電路的布線設計提供了理論依據(jù)。
     
    1 通用串行總線
     
    通用串行總線(USB)技術是為了彌補傳統(tǒng)微機外部總線的不足而設計的,隨著應用的擴展,USB的傳輸速率不斷提高,USB2.0傳輸速度為高速480Mb/s。
     
    對于USB信號的傳輸,信號完整性是核心指標。USB總線應用差分信號傳輸數(shù)據(jù),在傳輸過程采用NRZI編碼。在上位機與USB設備的交互中,根據(jù)數(shù)據(jù)傳輸雙工或半雙工的狀態(tài)不同,工作于差分態(tài)、靜止態(tài)和單終端三種狀態(tài),其相應的電壓或電壓差也有所不同,傳輸協(xié)議以此判斷設備速率和信號數(shù)據(jù)。
     
    在高速系統(tǒng)中,差分線上高速信號的壓制檢測閾值、斷開檢測閾值和共模電壓也都有一定的范圍要求,如表1所示。其中,共模電壓典型值為200mV,另外,其差分輸入信號電平必須滿足高速接收眼圖的要求。
     
    表1 高速信號的輸入電平
    高速信號的輸入電平
    2 信號完整性分析
     
    2.1 傳輸線基礎
     
    USB總線采用差分方式傳輸信號,兩條傳輸線分別由不同的驅(qū)動器來驅(qū)動,其中一條用來傳輸本身的信號,另一條用來傳輸相應的互補信號,接收端信號為兩者的電位差,用以識別傳輸線上包含的信息,從理論上來講,兩條任意的傳輸線都可以用來實現(xiàn)差分對。
     
    傳輸線內(nèi)的信號在傳輸過程中,將即時信號外加電壓與內(nèi)通電流的比值稱為信號的瞬態(tài)阻抗。當傳輸線沿途的瞬態(tài)阻抗為恒定值時,這個值就被稱為傳輸線的特性阻抗,表達式為:
    特性阻抗是阻抗匹配的一個重要參數(shù)。阻抗匹配關系到信號完整性問題,如反射、振鈴等參量的控制。差分對匹配一般采用兩種方式:π型和T型。
    [page]
    2.2 高速USB信號的眼圖
     
    眼圖就是由多個周期的數(shù)字信號波形疊加而形成的圖形,形狀與眼睛類似,因此被稱為眼圖。數(shù)字信號的眼圖能清楚反映互連設計是否導致不能容忍的誤碼率。在高速串行應用中,通行的做法是采用眼圖驗證串行鏈路是否滿足系統(tǒng)的性能要求的。
     
    對于高速USB信號的發(fā)送和接收,USB使用眼圖來描述其各個位在傳輸時所需的電壓幅值和時間安排。圖1展示了高速USB系統(tǒng)的幾個眼圖測試點。其中,TP1和TP4對應USB接口芯片的相應管腳(D+和D-),它們分別被焊接在集線器和USB設備的電路板上;TP2對應A型連接器的D+和D-管腳;TP3對應B型連接器的D+和D-管腳(對于束縛電纜,其也可能是直接連接在電路板上)。
    眼圖測試點
    圖1 眼圖測試點
     
    USB定義了6種眼圖模板,其中定義在集線器TP2點或在USB設備(使用非束縛電纜)TP3點處的眼圖模板,表示接收高速USB信號時所需的電壓分辨力,如圖2所示。
    眼圖模板
    圖2 眼圖模板
    [page]
    3 信號完整性(SI)仿真
     
    利用LineSim搭建USB2.0仿真原理圖,如圖3所示,其中包括主機控制器和外圍設備控制器,設置了從主機到外圍設備使用最大允許傳播延遲,模擬一個28AWG帶狀電纜和5米的USB電纜,以及外圍設備的布線。
     USB仿真結構模型
    圖3 USB仿真結構模型
     
    仿真得出差分信號的波形以及USB2.0接收端的眼圖,如圖4、圖5所示。其圖中弱的信號質(zhì)量是由于帶狀線的阻抗不連續(xù)產(chǎn)生,因此,將模型結構中帶狀線的差分阻抗變化范圍為115 ohms~92ohms。調(diào)整之后差分信號波形如圖6所示,眼圖如圖7所示。
     
    由上圖可以看出,經(jīng)過調(diào)整帶狀線的特征阻抗,差分信號波形有了明顯的改變,信號完整性問題得到了改善,眼圖寬度和高度均有增大,平均上升時間、平均下降時間均減小,平均下降速率和上升速率即斜率均增大,但是就其仿真來看,所得到的結果仍和理想的結果有一段距離,繼續(xù)改善模型結構圖中其他相應模塊的參數(shù),最終仿真得出了滿足USB2.0規(guī)范的眼圖和差分信號,如圖8和9所示。
    差分信號波形
    圖4 差分信號波形
    仿真結果
    圖5 仿真結果
    [page]
    差分信號波形
    圖6 差分信號波形
    仿真眼圖結果
    圖7 仿真眼圖結果
    差分信號波形
    圖8 差分信號波形
    [page]
    仿真眼圖結果
    圖9 仿真眼圖結果
     
    仿真數(shù)據(jù)結果為:
     
    Peak-to-Peak Voltage:1.58V
     
    Positive Overshoot: 229.4 mV;NegativeOvershoot: 198.2 mV
     
    Avg fall time: 969.697ps;Avg rise time:960.398ps
     
    Avg fall slew rate: 0.716 V/ns;Avg rise slewrate: 0.723 V/ns
     
    Eye Width: 1.804ns;High level: 565.2mV;Low level: -592.2 mV
     
    Eye Height: 862.6mV;High level: 565.2 mV;Low level: -592.2 mV
     
    通過以上仿真過程及結果得出:眼圖的各項數(shù)據(jù)可以體現(xiàn)信號分析的性能指標。最主要的是通過眼的寬度、眼的高度、平均上升時間、下降時間、平均上升速率和下降速率(即斜率)這些指標能夠體現(xiàn)信號的優(yōu)劣程度。
     
    4 結論
     
    眼圖作為數(shù)字設計的參考依據(jù),圖中的眼寬、眼高、過沖、單位間隔和門限交叉抖動為重要參數(shù)依據(jù)。峰-峰值抖動=門限交叉抖動/單位間隔×100%。為了使接收器能夠正確地采樣數(shù)據(jù),眼圖必須滿足一定的高度和寬度,其具體參數(shù)由器件的特性決定,根據(jù)眼圖,可以知道實際情況是否滿足系統(tǒng)設計。
     
    特性阻抗通常由PCB的層疊結構和PCB走線寬度/間距決定的,首先明確好需要實現(xiàn)的信號的特性阻抗,確定關鍵信號的走線寬度/間距,選擇好板材的層疊結構,通常微帶線線寬、走線的銅皮厚度、微帶線到最近參考平面的距離以及PCB板材料的介電常數(shù)共同影響其特性阻抗,而影響差分線阻抗的主要參數(shù)為微帶線阻抗和兩根微帶線的線間距。當兩根微帶線的線間距增加時,差分線的耦合效應減弱,差分阻抗增大;線間距減少時,差分線的耦合效應增強,差分阻抗減小。這在實際布線中的到了驗證,本文總結的USB電路布線設計方法可以為高速電路設計布局布線的分析方法,串行總線以及其它高速電路的布線設計提供理論依據(jù)。
     
    要采購電纜么,點這里了解一下價格!
    特別推薦
    技術文章更多>>
    技術白皮書下載更多>>
    熱門搜索
    ?

    關閉

    ?

    關閉

    天堂亚洲国产中文在线| 亚洲AV无码一区二三区| 最近高清中文在线字幕在线观看 | 色综合久久综合中文综合网| 中文字幕夜色资源网站| 精品久久久久中文字幕一区| 亚洲AV无码专区在线播放中文 | 精品三级AV无码一区| 无码日韩人妻AV一区二区三区| 最近中文字幕大全免费版在线| 精品无码人妻一区二区三区 | 久久水蜜桃亚洲av无码精品麻豆| 亚洲欧美在线一区中文字幕| 天堂…中文在线最新版在线| 亚洲AV永久无码天堂影院| 国产午夜无码精品免费看动漫| 中文字幕精品一区二区精品| 国产成人亚洲综合无码| 黑人无码精品又粗又大又长 | 无码八A片人妻少妇久久| 97久久精品无码一区二区| 人妻精品久久久久中文字幕| 色欲综合久久中文字幕网| 日本中文字幕一区二区有码在线| 日产无码1区2区在线观看 | 日韩精品无码免费视频| (愛妃視頻)国产无码中文字幕| 日韩精品无码专区免费播放| 亚洲日本va午夜中文字幕一区| 国产激情无码视频在线播放性色| 日韩精品无码久久久久久| 久久午夜伦鲁片免费无码| 国产成人AV一区二区三区无码| 精品久久久久久无码专区| 精选观看中文字幕高清无码| 精品无码久久久久久久动漫| 无码精品人妻一区二区三区免费| 亚洲AV无码乱码精品国产| 欧美精品中文字幕亚洲专区 | 免费看无码特级毛片| 中文字幕无码日韩专区|